当前位置:首页 > 内存 > 正文

800和1333的内存条(内存条1333)

  • 内存
  • 2024-05-11 20:03:29
  • 4389

一、电脑内存DDR31333和DDR2800有什么区别,差别在哪里谢谢了,大神帮忙啊DDR3采用了基于DDR2的新设计:8位预取设计,而DDR2是4位,因此DRAM核心频率仅为DDR3的接口频率和主要工作频率的1/8。800只是100MHz。2、采用点对点拓扑结构,减少地址/命令和控制总线的负载。3、采用亚100nm制造工艺,工作电压从1.8V降低至1.5V,并增加异步复位(Reset)和ZQ校准功能。3和DDR2的一些主要区别:1.突发长度(BurstLength,BL)由于DDR3的预取为8位,所以突发传输周期(BurstLength,BL)也固定为8,而DDR2和Early)。DDR架构系统中,BL=4也常用,为此DDR3增加了4bitBurstChop(突发突变)模式,由一次BL=4读操作和一次BL=4写操作合成BL数据的突发传输。=8,该突发模式可以通过地址线A12控制。并且需要注意的是,任何突发中断操作都将被停止并且在DDR3内存中不被支持,并且将被更灵活的突发传输控制(例如4位顺序突发)所取代。2.时序由于从DDR2切换到DDR后延迟周期数增加,DDR3的CL周期相对于DDR2也会有所改善。DDR2的CL范围一般在2到5之间,而DDR3的CL范围在5到11之间,并且附加延迟(AL)的设计也发生了变化。DDR2中AL的范围是0~4,而DDR3中AL有3个选项,分别是0、CL-1和CL-2。此外,DDR3还增加了一个新的时间参数——写入延迟(CWD),该参数将根据具体的工作频率来确定。3、DDR3新的复位功能(Reset)Reset是DDR3的一个重要的新功能,为此专门准备了一个引脚。DRAM行业早就要求增加这个功能,现在终于在DDR3中实现了。该引脚将使DDR3初始化过程变得简单。当复位命令有效时,DDR3内存将停止所有操作并进入最少量的活动以节省电量。在复位期间,DDR3内存将禁用其大部分内部功能,所有数据接收器和发送器将被关闭,所有程序内部将被重置,DLL(死锁循环)和时钟电路将停止工作并忽略任何运动在数据总线上。这样,DDR3就会达到最省电的目标。4、DDR3ZQ新增ZQ校准功能,也是新引脚一个低容差240欧姆参考电阻。该引脚使用一组命令通过片上校准引擎(On-DieCalibrationEngine,ODCE)自动验证与数据输出驱动器相关的电阻值和ODT终端电阻值。当系统发出该指令时,将使用相应的时钟周期(上电初始化后512个时钟周期,退出自刷新功能后256个时钟周期,否则64个时钟周期)。电阻被重新校准。5、参考电压分为两个在DDR3系统中,对于内存系统的运行非常重要的参考电压信号VREF会被分为两个信号,即服务于命令和地址信号的VREFCA。VREFDQ服务于数据总线这将显着提高数据总线的信噪比。6、点对点(P2P)这是为了提高系统性能而做出的重要改变,也是DDR3与DDR2的一大区别。在DDR3系统中,一个内存控制器只处理一个内存通道,并且这个内存通道只能有一个插槽。因此,内存控制器和DDR3内存模块具有点对点(P2P)的关系。模块),或点对点(P22P)关系(具有双物理组的模块),从而大大减少地址/命令/控制和数据总线上的负载。内存模组方面,与DDR2类别类似,也有标准DIMM(台式电脑)、SO-DIMM/Micro-DIMM(笔记本电脑)和FB-DIMM2(服务器),其中第二代FB-DIMMAMB2(将使用更高规格的AdvancedMemoryBuffer)。64位架构的DDR3显然在频率和速度上更具优势,很可能首先在移动设备中流行,就像DDR2内存首先被服务器而非台式机所接受一样。在FSBCPU提升最快的桌面PC领域,DDR3的前景也是光明的。目前英特尔推出的新芯片BearLake将支持DDR3规格,AMD也有望在K9平台上支持DDR2和DDR3规格。
二、电脑内存DDR31333和DDR2800有什么区别,差别在哪里DDR3在DDR2的基础上采用了新的设计:
DDR3
1。它是8位预取设计,而DDR2是4位预取,因此DRAM核心的频率仅为接口频率的1/8,DDR3-800的核心工作频率仅为100MHz。
2.采用点对点拓扑结构,减轻地址/命令和控制总线的负担。
3.采用100nm以下的生产工艺,工作电压从1.8V降低到1.5V,并增加了异步复位和ZQ校准功能。
3和DDR2之间的一些主要区别:
1.突发长度(BL)
DDR3的预取为8位,因此突发传输周期(BurstLength,BL)也是固定的。8、对于DDR2和早期DDR架构系统,也常用BL=4。DDR3为此添加了BL=4读取操作添加的4bitBurstChop(突发突变)模式。4用于合成BL=8的数据突发传输。然后可以通过A12地址线控制该突发模式。并且需要注意的是,所有突发中断操作在DDR3内存中都是被禁止和不支持的,并将被更灵活的突发传输控制(例如4位顺序突发)所取代。
2.寻址时序
正如DDR2从DDR转换后延迟周期数增加一样,DDR3的CL周期也比DDR2有所改善。DDR2的CL范围一般为2到5,而DDR3的CL范围为5到11,并且附加延迟(AL)设计也发生了变化。DDR2的AL范围是0到4,而DDR3AL有3个选项:0、CL-1和CL-2。DDR3还增加了一个新的时序参数,写入延迟(CWD),该参数由具体的工作频率决定。
3新的复位功能
复位是DDR3的一个重要的新功能,为此专门准备了一个引脚。DRAM行业长期以来一直要求添加此功能,现在终于在DDR3中实现了。使用该引脚可以简化DDR3的初始化过程。当重置命令有效时,DDR3内存将停止所有操作并切换到最小活动以节省电量。
在复位期间,DDR3内存关闭大部分内部功能,所有数据接收器和发送器关闭,所有内部程序单元复位,并且延迟锁定环路(DLL)和时钟电路停止。,忽略数据总线的移动。这样,DDR3就达到了最省电的目的。
3增加了ZQ校准功能
ZQ也是一个新引脚,该引脚连接了一个240欧姆的低容差参考电阻。该引脚使用一组命令通过片上校准引擎(On-DieCalibrationEngine,ODCE)自动确定数据输出驱动器导通电阻和ODT终端电阻值。系统发出该指令时,使用相应的时钟周期(上电初始化后512个时钟周期,自刷新操作结束后256个时钟周期,其他情况下导通电阻和ODT64个时钟周期))。电阻被重新调整。
5.参考电压分为两个。
在DDR3系统中,对于内存系统的运行非常重要的参考电压信号VREF被分为两个信号,即VREFCA。它提供总线服务的命令和地址信号以及数据VREFDQ,有效提高系统数据总线的信噪比。
6.点对点(P2P)
这是提高系统性能的重要变化,也是DDR3和DDR2之间的关键区别。在DDR3系统中,内存控制器仅处理一个内存通道,并且该内存通道只能有一个插槽。因此,内存控制器和DDR3内存模块具有点对点的关系(单个物理Bank)。模块)或点对两点(P22P)关系(具有双物理组的模块)显着减少了地址/命令/控制和数据总线上的负载。对于内存模块来说,与DDR2类别类似,有标准DIMM(台式机)、SO-DIMM/Micro-DIMM(笔记本电脑)和FB-DIMM2(服务器),其中第二代FB-DIMM是更高的使用规格AMB2(高级内存缓冲区)。
64位架构的DDR3在频率和速度方面显然更具优势。此外,由于自动自刷新和基于温度的部分自刷新等其他功能,DDR3的功耗也更高。因此,正如DDR2内存首先在服务器而非台式机中采用一样,它很可能首先在移动设备中流行。即使在CPU外频发展最快的PC桌面领域,DDR3的前景也是光明的。目前,英特尔发布的新芯片BearLake将支持DDR3规格,AMD也有望在K9平台上同时支持DDR2和DDR3规格。